보유기술정보 | |
---|---|
출원번호 / 일자 | 1020210000856 (2021-01-05) |
등록번호 / 일자 | 1024786970000 (2022-12-14) |
발명자 | 중앙대학교 산학협력단 |
기술명 | 주파수 오프셋 보상 및 주파수 누설 최소화가 가능한 직접 디지털 주파수 합성기 |
요약 | 본 발명은 주파수 오프셋 보상 및 주파수 누설 최소화가 가능한 직접 디지털 주파수 합성기를 개시한다. 본 발명에 따르면, 주파수 제어 워드를 누적하여 위상 정보를 생성하는 위상누적기; 상기 위상누적기가 출력하는 위상 정보를 사인파의 진폭으로 변환하는 디지털 디코더; 및 상기 디지털 디코더가 변환한 진폭을 아날로그 신호로 변환하여 출력하는 비선형 디지털 아날로그 변환기를 포함하되, 디더링에 의한 주파수 오프셋을 보상하기 위해 상기 위상누적기는 의사난수 이진시퀀스가 더해지는 비트의 1/2 비중을 갖는 한 단계 하위 비트에서 1을 차감하는 주파수 오프셋 보상 회로를 포함하는 직접 디지털 주파수 합성기가 제공된다. |
서울캠퍼스 : 06974 서울특별시 동작구 흑석로 84
다빈치캠퍼스 : 17546 경기도 안성시 대덕면 서동대로 4726