보유기술정보 | |
---|---|
출원번호 / 일자 | 1020140098591 (2014-07-31) |
등록번호 / 일자 | 1015249820000 (2015-05-26) |
발명자 | 중앙대학교 산학협력단 |
기술명 | 비동기식 연속 근사 레지스터 아날로그 디지털 변환기 및 그에 포함되는 내부 클럭 발생기 |
요약 | 비동기식 연속 근사 레지스터 아날로그 디지털 변환기 및 그에 포함되는 내부 클럭 발생기가 개시된다. 연속 근사 레지스터 아날로그 디지털 변환기에 포함되는 내부 클럭 발생기는, 최종 내부 클럭과 다음 외부 클럭의 발생 시점을 감지하여 업 펄스 또는 다운 펄스를 생성하는 검출부; 및 상기 업 펄스 또는 다운 펄스에 따라 바이어스 전압을 제어하여 지연 시간을 증가 또는 감소시키는 딜레이 블록을 포함한다. |
서울캠퍼스 : 06974 서울특별시 동작구 흑석로 84
다빈치캠퍼스 : 17546 경기도 안성시 대덕면 서동대로 4726